LOADING...

加载过慢请开启缓存(浏览器默认开启)

loading

Cratileo的小图书馆

欢迎来到这个偏僻的小图书馆

Agent架构是什么?一篇综述阅读笔记

读paper 2024/3/7

第一次正儿八经的读综述,还不太会写,瞎写一点

阅读全文

从0开始的pytorch环境配置之路

打工日常 2023/10/14

第一天开始在实验室打工,照例要先配好环境后再开始操作。本来想着好歹以前在stable difussion大热时也在腾讯云用过服务器,应该不是太难,结果这次几乎把所有能遇到的问题全部碰了一遍,

阅读全文

决战数电-复习补充

学习笔记 2023/4/23

0.名词解析

LSB: Least Significant Bit, 最低有效位,在二进制数中指最低位
MSB: Most Significant Bit, 最高有效位,与LSB相对
glitch: 指时钟信号中的毛刺
1’s complement: 反码表示
2’s complement: 补码表示
even: 偶数, odd: 奇数
Parity:校验
hexadceimal: 十六进制
decimal: 十进制
transition table: 状态转换表(左侧现态,右侧次态)
state diagram: 状态图
sequential circuit: 顺序电路(?)
magnitude: 数量级
asynchronous: 非同步的
one-shot circuit: 单稳态电路
retriggerable: 可重触发的
serial: 串行
parallel: 并行

阅读全文

数字电子技术(4)

学习笔记 2023/2/27

卡诺图(The Karnaugh Map)

在之前学过的布尔表达式的化简方法,在实际计算中显得繁琐,并且难以确定是否化到了最简型。卡诺图提供了一种系统性的方法来高效准确的简化布尔表达式。
对于卡诺图的构造,有一些基本要求:在卡诺图中,相邻单元的数据只有一个变量的值发生变化,并且左上角从全零开始。变量按数量进行均分,从列开始,记于行列上。若为奇数,少的一半放在列上,例如:

阅读全文

数字电子技术(3)

学习笔记 2023/2/20

复合逻辑门:异或门、同或门、或非门、与非门

与非门(The NAND Gate)其实从本质上看就是与门与非门的结合,非门将与门输出的信号进行反向,在元件图像上来看也是如此。或非门(The NOR Gate)也是一样的机制,十分甚至九分相似。
异或门(The Exclusive-OR Gate, XOR)执行的是类似于比较的逻辑运算。异或门同样存在两个输入端和一个输出端,多输入异或门由多个基本异或门构成,当输入信号全部一致时,异或门输出低电平信号,而当输入信号存在不同时,输出高电平(着重在”异”上)。XOR的逻辑符号是一个被圆圈包围的加号。在国标中,这玩意的图形表示是一个方框,内写“=1”。

阅读全文

数字电子技术(2)

学习笔记 2023/2/16

二进制编码:原码、反码与补码

计算机以0和1的方式储存数据,任何十进制下的基本运算,在计算机中都要先转换为二进制编码进行运算。但计算机中只有加法器(曾经有减法器,但由于硬件开销太大取消了),因此,计算机无法直接处理二进制减法。但计算机中各种数据类型的储存量是有上限的,比如8位整型有符号数(8 bits signed number)的储存范围就是-128~127,并且有一个有趣的特性,当输入数据范围超过表示范围时,就会越过数据上限而从数据下限开始。比如127+1由于超过了表示上限,数据将会溢出,结果就会变成-128,由此,得出了一种代替减法的方法:将减法转换为加法。
为了了解减法是如何转换为加法的,首先要了解几个概念。

阅读全文

数字电子技术学习笔记 (1)

学习笔记 2023/2/13

最近开始学习数电了,全英文教材实在是看得眼花缭乱、无从下笔。本文作为对课本学习内容的一点总结与整理,方便理解记忆知识。
使用的教材: Thomas L.Floyd《Digital Fundamentals》第十一版

阅读全文

写在网管部招新之后

随笔 2022/10/29

一直以来,总想在一些大事件之后随便写点东西,或是记录喜悦时刻,或是发发牢骚。奈何受限于人性懒惰,难于动笔,错过良多。拖至今日,深感不可再拖,遂记下所思所想,以供未来考古。

阅读全文

Hello World

2022/10/29

终于把静态网页部署整好了,浅浅庆祝一下

阅读全文
1
avatar
Cratileo
TeriTeri!
img_show